memoria cache


Búsquedas relacionadas con memoria cache: disco duro, memoria virtual
Traducciones
Ejemplos ?
n las computadoras personales de la segunda mitad de la década de 1990, el Back Side Bus (BSB, literalmente “bus trasero”, en contraposición al frontal o FSB) se refiere a la conexión entre un microprocesador y su memoria cache externa, en particular y comúnmente la de segundo nivel o L2 (en inglés, Level 2).
Se construyó de chips de TTL estándares y chips de la Lógica de la Serie Programados, con cuatro consejos por módulo de la CPU. Tenía el primer uso de Tandem de la memoria cache.
Esta última debe lidiar con el problema de la coherencia de caché. Cada microprocesador cuenta con su propia memoria cache local.
Serie 900: Se trata del “buque insignia” de la familia Phenom II. Tanto los cuatro núcleos como el total de la memoria cache L3 se encuentran plenamente habilitados.
Serie 500: Versión de doble núcleo o dual core, implicando que dos de los cuatro núcleos están deshabilitados (siendo “X2 en lugar de “X4”). No obstante, el total de 6 MiB de la memoria cache L3 es accesible.
Estos tienen hasta seis núcleos con 15 MiB de caché L3 compartida en un bus en anillo y un controlador de cuatro canales de memoria DDR3, también soporta procesadores Haswell-E de la misma serie también cuenta con 4 canales de memoria DDR4 y tiene hasta 8 núcleos con 20 MB de memoria cache L3 compartida..
Esto a su vez la hace más cara y su uso está reservado a cantidades pequeñas de memoria de alta velocidad, típicamente la memoria cache en las CPU's actuales.
De esta manera, los usuarios que eliminaron las HTTP cookies y purgaron el historial de navegación y la memoria cache, pueden creer que eliminaron todos los datos de rastreo en su computadora cuando, en realidad, el historial de búsqueda Flash permanece ahí.
Los beneficios del procesamiento OoO crecen a medida que se profundiza en la segmentación, así como con el crecimiento de la diferencia de velocidades entre la memoria principal (o memoria cache) y el procesador.
Google concluyó que este sistema de memoria cache no constituía una violación de los derechos de autor, tal como se los describe en la ley americana.
Para resolver este problema, el nuevo diseño reemplazaba los bancos de memoria y los dos juegos de registros (los registros B y T) con un bloque de 16 kilopalabras de la memoria más rápida posible llamada "Memoria Local", no una memoria cache, conectada a los procesadores de fondo con conductos separados de alta velocidad.
n computación, los algoritmos de cache (referidos también como algoritmos de reemplazo o políticas de reemplazo) son programas que optimizan la gestión de la información en la memoria cache del ordenador.